## **PROVA FINALE:**

# PROGETTO DI RETI LOGICHE

Politecnico di Milano, anno accademico 2020-21 Prof. Gianluca Palermo

### Indice

| 1. | Introduzione           | 2 |
|----|------------------------|---|
| 2. | Architettura           | 3 |
| 3. | Risultati sperimentali | 3 |
| 4. | Conclusioni            | 3 |

#### Realizzato da:

Pavesi Andrea (cod. persona 10659804 - matricola 909232)

Radaelli Marta (cod. persona - matricola)



### 1 Introduzione

La specifica della Prova Finale è ispirata al metodo di equalizzazione dell'istogramma di una immagine.

Il metodo di equalizzazione dell'istogramma è un metodo pensato per ricalibrare il contrasto di un'immagine quando l'intervallo dei valori di intensità sono molto vicini effettuando una distribuzione su tutto l'intervallo di intensità, al fine di incrementare il contrasto.







Lo scopo del progetto è dunque descrivere in VHDL e sintetizzare il componente hardware che possa leggere un'immagine da una memoria dove sono memorizzati i dati, "equalizzarli" e riscrivere al suo interno.

L'algoritmo da sviluppare è una versione semplificata del metodo spiegato poc'anzi ed è il seguente:

DELTA\_VALUE = MAX\_PIXEL\_VALUE - MIN\_PIXEL\_VALUE
SHIFT\_LEVEL = (8 - FLOOR(LOG2(DELTA\_VALUE +1)))
TEMP\_PIXEL = (CURRENT\_PIXEL\_VALUE - MIN\_PIXEL\_VALUE) << SHIFT\_LEVEL
NEW\_PIXEL\_VALUE = MIN( 255 , TEMP\_PIXEL)

Dove MAX\_PIXEL\_VALUE e MIN\_PIXEL\_VALUE, sono il massimo e minimo valore dei pixel dell'immagine, CURRENT\_PIXEL\_VALUE è il valore del pixel da trasformare, e NEW\_PIXEL\_VALUE è il valore del nuovo pixel.

Il modulo da implementare dovrà leggere l'immagine da una memoria in cui è memorizzata, sequenzialmente e riga per riga, l'immagine da elaborare. Ogni byte corrisponde ad un pixel dell'immagine.

L'immagine è memorizzata a partire dall'indirizzo 2 e in byte contigui. Quindi il byte all'indirizzo 2 è il primo pixel della prima riga dell'immagine.

Dunque le celle 0 e 1 conterranno le informazioni relative al numero totale di pixel da trasformare, le celle comprese tra 2 e (n\_col\*n\_righe)+1 conterranno i valori dei pixel pre equalizzazione, e da + 2 (n\_col\*n\_righe)+2 avremo i valori post trasformazione.

Il componente da descrivere ha la seguente interfaccia:

```
entity project_reti_logiche is
     port (
          i_clk : in std_logic;
          i_rst
                  : in std_logic;
          i_start : in std_logic;
          i_data : in std_logic_vector(7 downto 0);
          o_address : out std_logic_vector(15 downto 0);
          o_done
                  : out std_logic;
          o_en
                   : out std_logic;
                    : out std_logic;
          o_we
                  : out std_logic_vector (7 downto 0)
          o_data
     );
end project_reti_logiche;
```

in particolare:

segnali di input:

- i\_clk segnale di clock in ingresso.
- ❖ i\_rst segnale di reset che inizializza la macchina in attesa di un segnale di start.

- ❖ i\_start segnale di start che avvia il processo.
- ❖ i\_data segnale che arriva dalla memoria in seguito ad una richiesta di lettura.

#### segnali di outpu:

❖ o\_done segnale di uscita cge comunica la fine dell'elaborazione.

• o\_en segnale di enable che permette la comunicazione con la memoria.

• o\_we segnale di write enable verso la memoria, (=1) per scrittura, (=0) per lettura

o\_data segnale di uscita verso la memoria.

• o\_address segnale di uscita che manda l'indirizzo alla memoria.

#### esempio:

| Memoria |              |  |  |
|---------|--------------|--|--|
| 0       | dim_colonna  |  |  |
| 1       | dim_riga     |  |  |
| 2       | pixel #0     |  |  |
| 3       | pixel #1     |  |  |
| 4       | pixel #2     |  |  |
| 5       | new pixel #0 |  |  |
| 6       | new pixel #1 |  |  |
| 7       | new pixel #2 |  |  |
|         |              |  |  |

lettura dei pixel (2->4) -> elaborazione -> riscrittura (5->7)

## 2. Architettura

Abbiamo deciso di approcciare la richiesta con una macchina a stati finiti.

Il funzionamento a cui abbiamo pensato è il seguente:

- lettura dimensioni.
- ciclo di lettura sui pixel per salvare max e min.
- secondo ciclo con rilettura equalizzazione e successiva scrittura.

Una possibile rappresentazione della macchina è la seguente:

#### START

Stato iniziale in cui si attende il segnale di inizio i\_start; in caso venga alzato a il segnale i\_rst si ritorna in questo stato, in cui oltre ad una inizializzazione di alcune variabili, si chiede l'accesso all'indirizzo 0 della memoria.

#### GET\_DIM

Stato utilizzato per salvare l'informazione relativa all'indirizzo 0 e quindi la dimensione della colonna e successivamente per accedere all'indirizzo 1 contenente il valore del numero di righe.

#### CHECK\_DIM\_IN

Nel caso in cui non sia true il booleano reading\_done, usato per segnalare la fine della prima passata dei pixel in memoria e il contatore sia due viene salvata il numero di pixel presenti da analizzare facendo una semplice moltiplicazione riga\*colonne. Altrimenti nel caso di false e contatore maggiore di due si entra in questo stato per il controllo del numero di pixel letti e successivo aggiornamento dell'indirizzo di memoria da leggere.

#### IN\_READ

Stato per incremento contatore e check sul booleano.

#### CHECK\_MIN\_MAX

Stato in cui si controlla se il valore letto è un valore minimo o massimo e in un caso o nell'altro si fa la sostituzione all'interno del segnale MIN\_PIXEL\_VALUE o MAX\_PIXEL\_VALUE con il nuovo valore.

#### CHECK\_DIM\_OUT

Stato usato per controlli sul secondo ciclo di lettura nella memoria e per il passaggio nel caso sia finita l'elaborazione allo stato finale di DONE.

#### NEW\_VALUE

Stato per il calcolo del valore nuovo del pixel e check sul valore se più grande o meno di 255 e nel caso sia maggiore c'è la sostituzione con 255.

#### WRITE

Stato per la scrittura del nuovo valore in memoria.

#### DONE

Stato finale in cui alzare il segnale di done e poi ripassare in START pronti per una nuova elaborazione o restare in done in attesa di un segnale di start pari a zero.

Per quanto riguarda segnali e funzioni utilizzate:

```
signal state_curr : state_type;

signal MAX_PIXEL_VALUE: unsigned(7 downto 0) := (others => '0'); --setto a 0 il
signal MIN_PIXEL_VALUE: unsigned(7 downto 0) := (others => '1'); --setto a 255

function shift_level_funct ( number : unsigned(7 downto 0)) return integer is
begin
    --funzione usata per calcolare il log2(x+1)
    if number(7) = '1' then return 1;
    elsif number(6) = '1'then return 2;
    elsif number(5) = '1'then return 3;
    elsif number(4) = '1'then return 4;
    elsif number(2) = '1'then return 5;
    elsif number(1) = '1'then return 7;
    elser return 0;
    end if;
end function;

signal reading_done : boolean := false;
```

#### In particolare:

state\_curr segnale che tiene conto dello stato corrente della macchina.

MAX\_PIXEL\_VALUE registro che indicano il valore massimo dei pixel dell'immagine.

MIN\_PIXEL\_VALUE registro che indicano il valore minimo dei pixel dell'immagine.

shift\_level\_function funzione usata per calcolare il valore shift\_level, analizzando il valore del pixel in una determinata posizione reimplementando il seguente calcolo 8 - floor(log2(x+1)).

reading\_done booleano che tiene conto se la prima lettura è stata completata.

Una possibile rappresentazione del funzionamento logico della nostra macchina a stati potrebbe essere:

